Memory configuration ? Two 8-bit timer. (T0, TC0).
ROM size: 2K * 16 bits. T0: Basic timer.
RAM size: 128 * 8 bits. TC0: Auto-reload timer/Counter/PWM/TC0OUT output.
? One channel 8-bit PWM output.
? 8 levels stack buffer. ? One channel 2KHz/4KHz buzzer output.
? On chip watchdog timer and clock source is internal
? Four interrupt sources low clock RC type (16KHz @3V, 32KHz @5V).
Three internal interrupts: T0, TC0, ADC. ? 5 channel 12-bit ADC.
One external interrupts: INT0
? Four system clocks
? I/O pin configuration External high clock: RC type up to 4 MHz
Bi-directional: P0, P4, P5 External high clock: Crystal type up to 4 MHz
Wakeup: P0 level change Internal high clock: RC type 16MHz.
Pull-up resisters: P0, P4, P5 Internal low clock: RC type 16KHz(3V), 32KHz(5V).
External interrupt: P0.0
ADC input pin: AIN0~AIN4 ? Four operating modes
Normal mode: Both high and low clock active
? Fcpu (Instruction cycle) Slow mode: Low clock only
Fcpu = Fosc/4, Fosc/8, Fosc/16. Sleep mode: Both high and low clock stop
Green mode: Periodical wakeup by timer
? Powerful instructions
Instruction’s length is one word. ? Package (Chip form support)
Most of instructions are one cycle only. P-DIP 20 pin
All ROM area JMP instruction. SOP 20 pin
All ROM area lookup table function (MOVC) SSOP 20 pin
I/O 引腳配置 TC0:自動裝載定時/計數(shù)器/PWM0/Buzzer 輸出。
雙向輸入輸出:P0,P4,P5。 TC1:自動裝載定時/計數(shù)器/PWM1/Buzzer 輸出。
單向輸入:P0.4 和復(fù)位引腳共享。
具有喚醒功能的引腳:P0 的電平變換。 ? 內(nèi)置看門狗定時器和內(nèi)部低速 RC 時鐘源
上拉電阻:P0,P4,P5。 (16KHz @3V,32KHz @5V)
外部中斷觸發(fā)邊沿:
P0.0 由 PEDGE 寄存器控制。 ? 雙重系統(tǒng)時鐘
P0.1 只由下降沿觸發(fā)。 外部高速時鐘:RC,最大 10MHz。
外部高速時鐘:晶振,最大 16MHz。
? 3 層 LVD 內(nèi)部高速時鐘:RC,最大 16MHz。
復(fù)位系統(tǒng)和電源監(jiān)控器 內(nèi)部低速時鐘:RC 16KHz(3V),32KHz(5V)。.
? 5 個中斷源 ? 操作模式
3 個內(nèi)部中斷源:TC0,TC1,ADC。 普通模式:高低速時鐘同時運行。
2 個外部中斷源:INT0,INT1。 低速模式:僅低速時鐘運行。
睡眠模式:高低速時鐘都停止運行。
? 功能強(qiáng)大的指令集 綠色模式:由 TC0 定時器周期性的喚醒。